Veuillez consulter cette page à partir de l'interface principale.
version 2011-09-19

CMPU : CoMParaison non signée

Soustrait la première opérande (le registre snd) de la deuxième opérande (soit si4 ou imm16). Change le bit de retenue selon le résultat : à 1 si une retenue s'est produite, à 0 sinon.

En interne, cela utilise le mécanisme de l'instruction SUB mais aucun résultat n'est écrit dans le banc de registres. C'est aussi utile pour mettre à 1 ou à 0 le bit de retenue.

L'instruction CMPS est identique mais effectue une comparaison signée.